To SRAM SRAM 2 x 2 Sel Data

  • Slides: 19
Download presentation

To βασικο κυτταρο μιας SRAM. Μια SRAM 2 x 2 Sel Data Sel 0

To βασικο κυτταρο μιας SRAM. Μια SRAM 2 x 2 Sel Data Sel 0 Sel 1 Data 0

H εσωτερικη δομη μιας RAM 22 x 2 Input lines 00 01 Address 2

H εσωτερικη δομη μιας RAM 22 x 2 Input lines 00 01 Address 2 x 4 10 Enable 11 Read/write Output lines

H εσωτερικη δομη μιας RAM 2 m n Data inputs dn – 1 dn

H εσωτερικη δομη μιας RAM 2 m n Data inputs dn – 1 dn – 2 d 0 qn – 1 qn – 2 q 0 Write Sel 0 a 0 Address a 1 am – 1 m-to-2 m decoder Sel 1 Sel 2 m ” 1 Read Data outputs

Συνδεση των RAM ICs • 8 Ένα Chip RAM 1024 x 8 10 •

Συνδεση των RAM ICs • 8 Ένα Chip RAM 1024 x 8 10 • RAM 1024 x 16 10 Address 8 10 MSB In LSB 8 8 In Out ADRS CS 1 k x 8 R/W 8 8 10 8 8 MSB Out LSB In Out ADRS CS 1 k x 8 R/W 8 8

Συνδεση των RAM ICs RAM 4096 x 8 A 12 A 11 11 10

Συνδεση των RAM ICs RAM 4096 x 8 A 12 A 11 11 10 01 00 A 10…A 1 10 In 8 8 10 Read/Write 8 10 In ADRS CS R/W Out 8 1 k x 8 Out 1 k x 8 8 8 Out