SPICE SPICE Simulation Program with Integrated Circuits Emphasis

  • Slides: 45
Download presentation

SPICE 發展史 SPICE (Simulation Program with Integrated Circuits Emphasis) 60’開始發展電路模擬軟體。 70’SPICE 2 G. 6

SPICE 發展史 SPICE (Simulation Program with Integrated Circuits Emphasis) 60’開始發展電路模擬軟體。 70’SPICE 2 G. 6 逐漸為 業界接受,並持續發展。 80’SPICE 3 發展成功 ,SPICE 已進入新的領域。 SPICE 3 A. 7 - March 1986 - SPICE 3 第一個版本 SPICE 3 E. 2 - April 1991 - 第一個取代 2 G. 6 的版本 SPICE 3 F. 5 - Oct. 1992 - 最新版本 XSPICE - 1992

Is. Spice 最佳Netlist 結構 標題 ICL 控制區段 控制指令 激勵信號 電路拓撲 電壓源 模型 SAMPLE CIRCUIT.

Is. Spice 最佳Netlist 結構 標題 ICL 控制區段 控制指令 激勵信號 電路拓撲 電壓源 模型 SAMPLE CIRCUIT. control showmod q. endc. AC DEC 10 1 1 G. TRAN 1 N 100 N. PRINT TRAN V(4) I(V 3) V(7) V(8) V 1 1 0 AC 1 PULSE 0 1 0 0 0 50 N C 1 1 2. 01 U Q 1 3 7 0 QN 2222 D 1 11 9 DLASER R 6 11 3 750 V 4 11 0 5. MODEL QN 2222 NPN(IS=1. 9 E-14 BF=150 + NE=2. 5 BR=7. 5 VAR=6. 38 IKR=. 012). MODEL DLASER D N=2. END

ICAP/4 Spice. Net 電腦繪圖實務

ICAP/4 Spice. Net 電腦繪圖實務

數值文字代碼 T G MEG K M 1 E 12 1 E 9 1 E

數值文字代碼 T G MEG K M 1 E 12 1 E 9 1 E 6 1 E 3 1 E-3 MIL U N P F 25. 4 E-6 1 E-9 1 E-12 1 E-15

Tstep 資料點數之影響 . TRAN 0. 5 ms 2 ms . TRAN 0. 125 ms

Tstep 資料點數之影響 . TRAN 0. 5 ms 2 ms . TRAN 0. 125 ms 2 ms . TRAN 0. 01 ms 2 ms ? SIN SOURCE TEST CIRCUIT V 1 1 0 SIN 0 1 1 KHZ BACK

Pulse 信號產生器 PULSE v 1 v 2 td tr tf pw per pw tf

Pulse 信號產生器 PULSE v 1 v 2 td tr tf pw per pw tf tr td per Parameter v 1 初值 v 2 最大值 td 延遲時間 tr 上升時間 tf 下降時間 pw 脈衝寬度 per 週期 善用 phase delay,其單位為角度

Sin 信號產生器 SIN vo va freq td Kd v = vo + va x

Sin 信號產生器 SIN vo va freq td Kd v = vo + va x EXP((td - t) x Kd) x SIN(2 x p x freq x (t - td)) va Parameter vo 漂移 td va 振幅 freq 頻率 vo td 延遲時間 kd 衰減係數 善用 phase delay,其單位為角度

ICAP/4 波形分析與應用 Intu. Scope

ICAP/4 波形分析與應用 Intu. Scope