Outlines ZYNQBee 1Mini ZYNQBee Mini ZYNQBee Mini ZYNQBee
Outlines • ZYNQBee 1与Mini ZYNQBee的比较 • Mini ZYNQBee的硬件设计细节 • Mini ZYNQBee的应用 • 小结 3
ZYNQBee 1与Mini ZYNQBee的比较 比�� ZYNQBee 1 Mini ZYNQBee ZYNQ芯片 XC 7 Z 010 CLG 225 LVDS接口 27� DDR数据位� 16 -bit DDR�方向有效�� 800 MB/s I/O BANK供�方式 特定�平 �独灵活�� 尺寸 56 mm x 42 mm 35 mm x 35 mm 4
Mini ZYNQBee读出电子学模块的设计挑战-信号完整性 • Mini ZYNQBee的DDR 3采用点对点连接。 • 必须考虑FPGA内部的飞行时间。 D 0 ZYN Q D 1 D 0 TL_FT 1 TL_PCB 0 DDR 3 SDRAM D 1 TL_PCB 1 TL_FT 0 + TL_PCB 0 == TL_FT 1 + TL_PCB 1 == TL_FTn + TL_PCBn 7
Mini ZYNQBee读出电子学模块的设计挑战-等长控制 • FPGA内部飞行时间Flight Time的导出 Vivado中 输入命令: link_design -part <part_number> write_csv <file_name> 比如: 7 series FPGA xc 7 z 010 clg 225 -1 ,输入以下命 令 link_design -part xc 7 z 010 clg 225 -1 write_csv flight_time Referance to UG 586, UG 933 www. xilinx. com 8
Mini ZYNQBee读出电子学模块的设计挑战-等长控制 DDR_DATA(mil) DDR 3_DQ 4 DDR 3_DQ 7 DDR 3_DQ 5 DDR 3_DQ 2 DDR 3_DQ 6 DDR 3_DQS 0_N DDR 3_DQ 1 DDR 3_DQS 0_P DDR 3_DM 0 DDR 3_DQ 3 DDR 3_DQ 0 DDR 3_DM 1 DDR 3_DQ 9 DDR 3_DQ 11 DDR 3_DQ 8 DDR 3_DQS 1_P DDR 3_DQS 1_N DDR 3_DQ 14 DDR 3_DQ 10 DDR 3_DQ 13 DDR 3_DQ 12 DDR 3_DQ 15 Name PS_MIO 29/ETH 1_TXD 0 PS_MIO 30/ETH 1_TXD 1 PS_MIO 31/ETH 1_TXD 2 PS_MIO 32/ETH 1_TXD 3 PS_MIO 33/ETH 1_TX_CTL PHY_RGMII_ETH 1_TX_CK PHY_RGMII_ETH 1_RXD 0 PHY_RGMII_ETH 1_RXD 1 PHY_RGMII_ETH 1_RXD 2 PHY_RGMII_ETH 1_RXD 3 PHY_RGMII_ETH 1_RX_CTL PHY_RGMII_ETH 1_RX_CK Flight time 781. 664 771. 928 733. 113 699. 629 661. 085 653. 7 635. 948 625. 593 571. 834 466. 035 431. 798 691. 436 556. 964 486. 842 445. 472 462. 35 435. 846 432. 38 431. 22 426. 188 365. 464 292. 027 Flight time 820. 963 1082. 061 803. 006 1422. 552 749. 888 1125. 080 939. 927 1090. 663 1074. 569 797. 648 1259. 238 1255. 533 PCB Length Total Length 703. 637 1485. 301 713. 072 1485 751. 976 1485. 089 785. 25 1484. 879 823. 897 1484. 982 831. 282 1484. 982 849. 052 1485 859. 407 1485 913. 177 1485. 011 1018. 973 1485. 008 1053. 526 1485. 324 794. 211 1485. 647 928. 788 1485. 752 998. 835 1485. 677 1039. 386 1484. 858 1025. 76 1488. 11 1049. 812 1485. 658 1052. 505 1484. 885 1054. 452 1485. 672 1057. 859 1484. 047 1124. 661 1490. 125 1192. 702 1484. 729 PCB Length Total Length phy芯片到排阻 排阻到zynq 1227. 218 2048. 181 966. 369 2048. 430 无排阻 1245. 799 2048. 805 625. 602 2048. 154 1299. 105 2048. 993 867. 136 156. 488 2148. 704 205. 241 902. 603 2047. 771 169. 575 787. 947 2048. 185 110. 81 862. 509 2047. 888 77. 113 1173. 381 2048. 142 231. 927 556. 785 2047. 950 311. 731 483. 75 2051. 014 DDR_ADDR(mil) Flight time PCB Length Total Length DDR 3_CK_P 699. 817 971. 538 1671. 355 DDR 3_CK_N 657. 188 1013. 481 1670. 669 DDR 3_A 5 989. 242 676. 02 1665. 262 DDR 3_A 8 982. 199 686. 255 1668. 454 DDR 3_A 9 889. 675 771. 007 1660. 682 DDR 3_A 4 880. 589 784. 467 1665. 056 DDR 3_A 6 780. 75 885. 771 1666. 521 DDR 3_RESET 777. 274 885. 895 1663. 169 DDR 3_RAS 774. 211 889. 423 1663. 634 DDR 3_CAS 747. 999 922. 831 1670. 83 DDR 3_A 12 715. 443 941. 659 1657. 102 DDR 3_BA 2 714. 558 949. 46 1664. 018 DDR 3_CS 715. 672 956. 774 1672. 446 DDR 3_WE 709. 062 956. 945 1666. 007 DDR 3_A 7 702. 369 963. 4 1665. 769 DDR 3_A 0 676. 755 989. 266 1666. 021 DDR 3_A 13 675. 668 992. 457 1668. 125 DDR 3_BA 1 657. 034 1008. 977 1666. 011 DDR 3_A 3 613. 247 1053. 122 1666. 369 DDR 3_BA 0 562. 101 1103. 111 1665. 212 DDR 3_A 11 555. 313 1110. 883 1666. 196 DDR 3_A 2 511. 034 1148. 926 1659. 96 DDR 3_A 1 494. 739 1172. 459 1667. 198 DDR 3_A 14 455. 527 1210. 114 1665. 641 DDR 3_CKE 395. 235 1271. 104 1666. 339 DDR 3_ODT 385. 149 1280. 988 1666. 137 DDR 3_A 10 350. 291 1315. 706 1665. 997 QSPI(mil) PS_MIO 6/QSPI_CLK PS_MIO 5/QSPI_IO 3 PS_MIO 2/QSPI_IO 0 PS_MIO 1/QSPI_CS_B PS_MIO 3/QSPI_IO 1 PS_MIO 4/QSPI_IO 2 Flight time 1203. 244 1135. 992 1064. 669 866. 031 804. 795 867. 161 PCB Length 1067. 728 1142. 728 1217. 551 1424. 554 1473. 901 1413. 812 Total Length 2270. 972 2278. 72 2282. 22 2290. 585 2278. 696 2280. 973 11
- Slides: 16