Mata Kuliah Sistem Digital Rangkaian Kombinasional Terpadu Moh
Mata Kuliah : Sistem Digital Rangkaian Kombinasional Terpadu Moh. Furqan, S. Kom Sekolah Tinggi Teknologi Nurul Jadid Program Studi Teknik Informatika
Abstract… • Rangkaian kombinasional (dasar) yang sudah dibahas sebelumnya punya tingkat kerumitan tinggi. • Rangkaian kombinasional terpadu dibuat dari rangkaian kombinasional dasar yang dikemas menjadi satu kesatuan. • Penekanan hanya pada sifat input, output, dan fungsi saja
Multiplexer (MUX) • Rangkaian logika dengan fungsi memilih data yang ada pada inputnya untuk disalurkan ke output dengan bantuan sinyal pemilih/sinyal kontrol • Jumlah input MUX adalah 2 n dengan n adalah jumlah bit sinyal pemilih
Simbol MUX I 0 I 1 MUX 2 ke 1 Y S I 0 I 1 I 2 I 3 MUX 4 ke 1 S 0 Y I 0 I 1 I 2 I 3 I 4 I 5 I 6 I 7 MUX 8 ke 1 S 2 S 1 S 0 Y
Cara Kerja • MUX dapat diumpamakan seperti saklar, dalam hal ini pemindahan saklar dilakukan dengan memberikan sinyal pemilih (S). • Pemberian sinyal pada S menyebabkan data yang diinputkan pada input dipilih untuk disalurkan pada Y
Tabel Kebenaran & Rangkaian PEMILIH OUTPUT S 1 S 0 Y 0 0 I 0 0 1 I 1 1 0 I 2 1 1 I 3
IC MUX
Demultiplexer (DEMUX) • Rangkaian logika yang berfungsi menyalurkan data yang ada pada input ke salah satu dari beberapa output dengan bantuan sinyal pemilih/sinyal kontrol • Jumlah output DEMUX adalah 2 n dengan n adalah jumlah bit sinyal pemilih
Simbol DEMUX Y 0 I DEMUX 1 ke 3 Y 1 I DEMUX 1 ke 8 S I DEMUX 4 ke 1 S 0 Y 1 Y 2 Y 3 S 2 S 1 S 0 Y 1 Y 2 Y 3 Y 4 Y 5 Y 6 Y 7
Cara Kerja • Pemberian sinyal pemilih (S) menyebabkan data yang diinput pada I didistribusikan ke output Yx sehingga Y=Ix • Ketika sebuah output demux sedang menyalurkan data inputnya, maka output yang lain akan bernilai rendah (0)s
Tabel Kebenaran & Rangkaian PEMILIH OUT PUT S 1 S 0 Y 1 Y 2 Y 3 0 0 1 0 0 1 0 0 0 1
IC DEMUX
Encoder • Encoder merupakan rangkaian logika yang berfungsi mengubah data yang ada pada inputnya menjadi kode biner pada outputnya • Inputan 2 n akan menghasilkan n output
Simbol I 0 I 1 I 2 I 3 I 4 I 5 I 6 I 7 Y 0 Encoder 8 to 3 Y 1 Y 2 I 0 I 1 I 2 I 3 Encoder 4 to 2 Y 0 Y 1
Tabel kebenaran & Rangkaian INPUT OUTPT 1 2 3 4 5 6 7 8 C B A 1 0 0 0 1 0 0 0 0 0 0 1 0 0 0 1 1 0 0 0 0 0 1 0 0 0 1 0 1 1 0 0 0 0 1 1
IC Encoder
Decoder • Adalah rangkaian logika yang berfungsi mengkode ulang atau menafsirkan kode binerpada inputnya menjadi data asli pada outputnya. • Decoder merupakan kebalikan dari fungsi encoder
Simbol I 0 I 1 I 2 Decoder 3 to 8 Y 0 Y 1 Y 2 Y 3 Y 4 Y 5 Y 6 Y 7 Y 0 I 1 Decoder 2 ke 4 Y 1 Y 2 Y 3
Tabel Kebenaran INPUT OUT PUT X Y Z 0 1 2 3 4 5 6 7 0 0 0 1 0 0 0 0 1 0 0 0 0 1 0 0 0 1 0 0 0 1 1 0 0 0 0 1 1 1 0 0 0 0 1 ! ! ! i a k a R g n
IC Decoder
- Slides: 20